企业商机
PCI-E测试基本参数
  • 品牌
  • 克劳德
  • 型号
  • PCI-E测试
PCI-E测试企业商机

要精确产生PCle要求的压力眼图需要调整很多参数,比如输出信号的幅度、预加重、 差模噪声、随机抖动、周期抖动等,以满足眼高、眼宽和抖动的要求。而且各个调整参数之间 也会相互制约,比如调整信号的幅度时除了会影响眼高也会影响到眼宽,因此各个参数的调 整需要反复进行以得到 一个比较好化的组合。校准中会调用PCI-SIG的SigTest软件对信号 进行通道模型嵌入和均衡,并计算的眼高和眼宽。如果没有达到要求,会在误码仪中进 一步调整注入的随机抖动和差模噪声的大小,直到眼高和眼宽达到参数要求。PCI-E3.0定义了11种发送端的预加重设置,实际应用中应该用那个?贵州PCI-E测试

贵州PCI-E测试,PCI-E测试

规范中规定了共11种不同的Preshoot和De-emphasis的组合,每种组合叫作一个 Preset,实际应用中Tx和Rx端可以在Link Training阶段根据接收端收到的信号质量协商 出一个比较好的Preset值。比如P4没有任何预加重,P7强的预加重。图4.3是 PCIe3.0和4.0标准中采用的预加重技术和11种Preset的组合(参考资料:PCI Express@ Base Specification4 .0) 。对于8Gbps、16Gbps 以及32Gbps信号来说,采用的预加重技术完 全一样,都是3阶的预加重和11种Preset选择。贵州PCI-E测试为什么PCI-E3.0的夹具和PCI-E2.0的不一样?

贵州PCI-E测试,PCI-E测试

在2010年推出PCle3.0标准时,为了避免10Gbps的电信号传输带来的挑战,PCI-SIG  终把PCle3.0的数据传输速率定在8Gbps,并在PCle3.0及之后的标准中把8b/10b编码  更换为更有效的128b/130b编码,以提高有效的数据传输带宽。同时,为了保证数据传输  密度和直流平衡,还采用了扰码的方法,即数据传输前先和一个多项式进行异或,这样传输  链路上的数据就看起来比较有随机性,可以保证数据的直流平衡并方便接收端的时钟恢复。 扰码后的数据到了接收端会再用相同的多项式把数据恢复出来。

随着数据速率的提高,在发送端对信号高频进行补偿还是不够,于是PCIe3.0及 之后的标准中又规定在接收端(RX端)还要对信号做均衡(Equalization),从而对线路的损 耗进行进一步的补偿。均衡电路的实现难度较大,以前主要用在通信设备的背板或长电缆 传输的场合,近些年也逐渐开始在计算机、消费类电子等领域应用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技术。图4 .4分别是PCIe3 .0和4 .0标准中对CTLE均衡器 的频响特性的要求。可以看到,均衡器的强弱也有很多挡可选,在Link Training阶段TX 和RX端会协商出一个比较好的组合(参考资料: PCI ExpressR Base Specification 4 .0)。pcie3.0和pcie4.0物理层的区别在哪里?

贵州PCI-E测试,PCI-E测试

·项目2.6Add-inCardLaneMarginingat16GT/s:验证插卡能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.7SystemBoardTransmitterSignalQuality:验证主板发送信号质量,针对2.5Gbps、5Gbps、8Gbps、16Gbps速率。·项目2.8SystemBoardTransmitterPresetTest:验证插卡发送信号的Preset值是否正确,针对8Gbps和16Gbps速率。·项目2.9SystemBoardTransmitterLinkEqualizationResponseTest:验证插卡对于链路协商的响应时间,针对8Gbps和16Gbps速率。·项目2.10SystemLaneMarginingat16GT/s:验证主板能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.11AddinCardReceiverLinkEqualizationTest:验证插卡在压力信号下的接收机性能及误码率,要求可以和对端进行链路协商并相应调整对端的预加重,针对8Gbps和16Gbps速率。PCI-E 3.0及信号完整性测试方法;贵州PCI-E测试执行标准

PCI-E测试和协议调试;贵州PCI-E测试

这么多的组合是不可能完全通过人工设置和调整  的,必须有一定的机制能够根据实际链路的损耗、串扰、反射差异以及温度和环境变化进行  自动的参数设置和调整,这就是链路均衡的动态协商。动态的链路协商在PCIe3.0规范中  就有定义,但早期的芯片并没有普遍采用;在PCIe4.0规范中,这个要求是强制的,而且很  多测试项目直接与链路协商功能相关,如果支持不好则无法通过一致性测试。图4.7是  PCIe的链路状态机,从设备上电开始,需要经过一系列过程才能进入L0的正常工作状态。 其中在Configuration阶段会进行简单的速率和位宽协商,而在Recovery阶段则会进行更  加复杂的发送端预加重和接收端均衡的调整和协商。贵州PCI-E测试

与PCI-E测试相关的文章
上海PCI-E测试哪里买 2026-02-01

PCIe4.0的物理层技术PCIe标准自从推出以来,1代和2代标准已经在PC和Server上使用10多年时间,正在逐渐退出市场。出于支持更高总线数据吞吐率的目的,PCI-SIG组织分别在2010年和2017年制定了PCIe3.0和PCIe4.0规范,数据速率分别达到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已经在Server及PC上使用,PCIe5.0也在商用过程中。每一代PCIe规范更新的目的,都是要尽可能在原有PCB板材和接插件的基础上提供比前代高一倍的有效数据传输速率,同时保持和原有速率的兼容。别看这是一个简单的目的,但实现起来并不容易。PCI Express物理层接...

与PCI-E测试相关的问题
信息来源于互联网 本站不为信息真实性负责