BONDSCALE与EVG的行业基准GEMINIFBXT自动熔融系统一起出售,每个平台针对不同的应用。虽然BONDSCALE将主要专注于工程化的基板键合和层转移处理,但GEMINIFBXT将支持要求更高对准精度的应用,例如存储器堆叠,3D片上系统(SoC),背面照明的CMOS图像传感器堆叠以及管芯分区。特征:在单个平台上的200mm和300mm基板上的全自动熔融/分子晶圆键合应用通过等离子活化的直接晶圆键合,可实现不同材料,高质量工程衬底以及薄硅层转移应用的异质集成支持逻辑缩放,3D集成(例如M3),3DVLSI(包括背面电源分配),N&P堆栈,内存逻辑,集群功能堆栈以及超越CMOS的采用的层转移工艺和工程衬底BONDSCALE™自动化生产熔融系统的技术数据晶圆直径(基板尺寸):200、300毫米ZUI高数量或过程模块8通量每小时ZUI多40个晶圆处理系统4个装载口特征:多达八个预处理模块,例如清洁模块,LowTemp™等离子活化模块,对准验证模块和解键合模块XT框架概念通过EFEM(设备前端模块)实现ZUI高吞吐量光学边缘对准模块:Xmax/Ymax=18µm3σ EVG晶圆键合机上的键合过程是怎么样的呢?北京GEMINI键合机

表面带有微结构硅晶圆的界面已受到极大的损伤,其表面粗糙度远高于抛光硅片( Ra < 0. 5 nm) ,有时甚至可以达到 1 μm 以上。金硅共晶键合时将金薄膜置于欲键合的两硅片之间,加热至稍高于金—硅共晶点的温度,即 363 ℃ , 金硅混合物从预键合的硅片中夺取硅原子,达到硅在金硅二相系( 其中硅含量为 19 % ) 中的饱和状态,冷却后形成良好的键合[12,13]。而光刻、深刻蚀、清洗等工艺带来的杂质对于金硅二相系的形成有很大的影响。以表面粗糙度极高且有杂质的硅晶圆完成键合,达到既定的键合质量成为研究重点。河南美元报价键合机EVG键合机跟应用相对应,键合方法一般分类页是有或没有夹层的键合操作。

EVG®810LT LowTemp™等离子基活系统 适用于SOI,MEMS,化合物半导体和先进基板键合的低温等离子体活化系统 特色 技术数据 EVG810LTLowTemp™等离子活化系统是具有手动操作的单腔独力单元。处理室允许进行异位处理(晶圆被一一基活并结合在等离子体基活室外部)。 特征 表面等离子体活化,用于低温粘结(熔融/分子和中间层粘结) 晶圆键合机制中蕞快的动力学,无需湿工艺 低温退火(蕞/高400°C)下的蕞/高粘结强度 适用于SOI,MEMS,化合物半导体和gao级基板键合 高度的材料兼容性(包括CMOS)
针对表面带有微结构硅晶圆的封装展开研究,以采用 Ti / Au 作为金属过渡层的硅—硅共晶键合为对象,提出一种表面带有微结构的硅—硅共晶键合工艺,以亲水湿法表面活化处理降低硅片表面杂质含量,以微装配平台与键合机控制键合环境及温度来保证键合精度与键合强度,使用恒温炉进行低温退火,解决键合对硅晶圆表面平整度和洁净度要求极高,环境要求苛刻等问题。高低温循环测试试验与既定拉力破坏性试验结果表明: 提出的工艺在保证了封装组件封装强度的同时,具有工艺温度低、容易实现图形化、应力匹配度高等优点。对于无夹层键合工艺,材料和表面特征利于键合,但为了与夹层结合,键合材料沉积和组成决定了键合线的材质。

晶圆级封装的实现可以带来许多经济利益。它允许晶圆制造,封装和测试的集成,从而简化制造过程。缩短的制造周期时间可提高生产量并降低每单位制造成本。晶圆级封装还可以减小封装尺寸,从而节省材料并进一步降低生产成本。然而,更重要的是,减小的封装尺寸允许组件用于更广范的高级产品中。晶圆级封装的主要市场驱动因素之一是需要更小的组件尺寸,尤其是减小封装高度。岱美仪器提供的EVG的晶圆键合机,可以实现晶圆级封装的功能。 EVG所有键合机系统都可以通过远程通信的。浙江晶圆键合机
LowTemp™等离子基活模块-适用于GEMINI和GEMINI FB等离子基活,用于PAWB(等离子基活的晶圆键合)。北京GEMINI键合机
EVG®320自动化单晶圆清洗系统用途:自动单晶片清洗系统,可有效去除颗粒EVG320自动化单晶圆清洗系统可在处理站之间自动处理晶圆和基板。机械手处理系统可确保在盒到盒或FOUP到FOUP操作中自动预对准和装载晶圆。除了使用去离子水冲洗外,配置选项还包括兆频,刷子和稀释的化学药品清洗。特征多达四个清洁站全自动盒带间或FOUP到FOUP处理可进行双面清洁的边缘处理(可选)使用1MHz的超音速喷嘴或区域传感器(可选)进行高/效清洁先进的远程诊断防止从背面到正面的交叉污染完全由软件控制的清洁过程 北京GEMINI键合机